6 Qüestions (6 punts). Correcta: +1 punt, Incorrecta: -0.25 punts, Blanc: 0 punts.

Nom i Cognom:

Solució

1. El circuit de la figura és un inversor lògic. ¿Quin és el valor mínim de la tensió d'entrada per saturar al transistor? (V<sub>1MIN (SAT)</sub>)

[A]  $V_{1MIN(SAT)} = 1.3V$ [B]  $V_{1MIN(SAT)} = 1.5V$ 

[C]  $V_{1MIN(SAT)} = 1.7V$ [D]  $V_{1MIN(SAT)} = 1.9V$ 

Dades:

 $\beta = 100$ 

R1= 50k

R2 = 3kVcc= 5V

 $V_{BE(ON)} = 0.7, V_{CE(SAT)} = 0.2V$ 



Per al circuit de la figura, seleccione la resposta VERTADERA sobre la zona de funcionament i el punt Q del transistor:

[A] Activa, amb  $I_B$ = 10 $\mu$ A,  $V_{CE}$ =3V,  $I_C$ = 5mA

[B] Activa, amb  $I_B$ = 15 $\mu$ A,  $V_{CE}$ =0.5V,  $I_C$ =7.5mA

[C] Saturat, con  $I_B$ = 20 $\mu$ A,  $V_{CE}$ =  $V_{CE(SAT)}$ ,  $I_C$ =7.8mA

[D] Transistor tallat, amb  $I_B = I_C = 0$ ,  $V_{CE} = V_{CC}$ 

Dades:

 $V_{BE(ON)}=0.7V$ 

 $V_{CE(SAT)=}0.2V$  $V_1 = 2.7V$ 

R1=200  $k\Omega$ 

 $\beta = 500$ 

 $16: \frac{2\cdot7-0.7}{200} = \frac{2}{200} = 0.01 \text{ mA} = 10 \text{ pA}$ R1=20  $\beta = 500$ in to secta la corba de 10 ps 4 amb la recta de

Vcc



3. Donat el circuit retallador de la figura i tenint en compte una Vy de 0.7V per als díodes, calcule el valor de la tensió d'eixida Vs quan la tensió d'entrada Ve = 5V:

[A] 5V [B] 2.5V [C] -3.7V

[D] 8.7V

D2 on -> Vs = 8.7V

Dfon -> Vs = -3.7V



Amb Ve = 5V no conducix for dels 2 diodes > divisor > 1/5 = 2.5V

El circuit de la figura representa una porta lògica de la família DTL (Diode Transistor Logic). Observe que incorpora dos subcircuits digitals fets amb díodes, transistors i resistències: el 1), amb entrades A i B, i eixida (d); i el 2) amb entrada (d), i eixida F. Asseñale l'afirmaçió FALSA:

**Dades**: Vy = 0.7V (per a tots els díodes);  $V_{BEON} = 0.7V$  (per al transistor); Vcc = 5V

- $F = \overline{A.B}$
- Per al subcircuit 1 quan les entrades són A=0 (0V) B=1(5V), aleshores la V<sub>AKD2</sub> = -4.3V [B]
- [C] Quan D3 condueix, aleshores també ho fa el díode D4 i la tensió en (d) és 2.1V
- Quan D1 i/o D2 condueix, aleshores la tensió d'eixida en F ha de ser la tensió de saturació (V<sub>F</sub> = V<sub>CESAT</sub>

= 0.2V) per a què es comporte com una porta lògica.



Nota: Considere que, si el transistor conduce, en la base del mismo (g) hay 0.7V (independientemente del valor de R3).

- En el circuit con díodes de la figura i suposant l'aproximació del díode ideal, assenyale l'afirmació FALSA:
  - [A] Si el díode condueix, Vi > V i Vo = V.
  - [B] Si la tensió d'entrada (Vi) és negativa, el díode NO condueix i Vo és igual a Vi.
  - [C] Si la tensió d'entrada (Vi) és zero, el díode NO condueix i Vo és igual 0V. No = V.
  - [D] Es tracta d'un retallador a un nivell.

- El circuit de la figura inclou 4 LED (D1 a D4) i una resistència R per a una correcta polarització. Assenyale l'afirmació VERTADERA:

Dades:  $V_{LED} = 1,5V$ ;  $I_{LED} = 10mA$ ;  $V_{CC} = 5V$ 



$$V_{a} = 5 - (2 \times V_{LED})$$
 $V_{a} = 5 - 3 = 2V$ 
 $R = \frac{V_{a}}{20 \text{ mA}} = \frac{2V}{20 \text{ mA}}$ 
 $R = 0.1 \text{ k} = 100 \text{ R}$ 

- [A] R pot tindre un valor menor o igual a  $200\Omega$ .
- [B] Un valor adequat és  $R = 100\Omega$ .  $\rightarrow Uu$  poc meuor no passacio res, brillaria mes
- [C] En aquesta configuració els LED no poden brillar, perquè V<sub>CC</sub> ha de ser major de 6V.
- [D] El voltatge en el punt (a) es 3V.

Nom i Cognom:

Solució"

6 Qüestions (6 punts). Correcta: +1 punt, Incorrecta: -0.25 punts, Blanc: 0 punts.

1. Donat el circuit de la figura, dissenye la resistència Rc per a què el transistor funcione en zona de saturació.

 $(V_{BE(ON)}=0.7V, V_{CE(SAT)}=0.2 V i \beta=100).$ 

- [A] Rc ≤ 1,12k
- [B] Rc ≥ 1,12k
- [C] Rc ≥ 0,5k
- [D] Rc ≤ 0,5k





- 2. Donat el circuit lògic amb díodes i resistència de la figura, indique la resposta FALSA (supose  $V_Y = 0.7V$  per als díodes):
- [A] Es tracta d'una porta AND de 3 entrades.
- [B] Si A = B = "1" (5V) i C= "0" (0V), condueix el díode D3 i F = "0" (0.7V aproximadament)
- [C] Si A = B = C = "1" (5V), els 3 díodes estan tallats i F = "1" (5V aproximadament)
- [D] En cas de que una o més entrades siguen "0" (0V), el consum del circuit (el corrent que proporciona Vcc) és de 5 mA





- 3. Donat el següent circuit retallador a dos nivells, indique el rang de valors que es poden obtenir en la sortida del mateix si l'entrada varia entre -10V i +10V ( $V\gamma$ =0.7V per ambdos díodes).
  - [A] 0.7 V <= Vo <= 9.7V [B] -0.7V <= Vo <= 9.7V IC] -0.7V <= Vo <= 8.3V
    - [D] 0V <= Vo <= 5V

24 on > Vi > 9+0.7 , Vo = 9.7 V







-0.76 Vi 6 9.7V -> Vo= Vi





- 5. Entre les següents afirmacions sobre l'ús dels díodes i els BJTs en aplicacions digitals, assenyale la resposta FALSA:
- [A] Es pot construir una porta OR de tres entrades amb tres díodes, una resistència i cables.
- [B] La tensió d'eixida a nivell baix d'un inversor basat en BJT NPN és aproximadament la tensió  $V_{\text{CEsat}}$  del transistor.
- [C] Es poden construir portes NAND i NOR usant únicament díodes, resistències i cables.
- D El consum d'un inversor basat en BJT NPN és nul quan l'eixida està a nivell alt i en buit (sense connectar-li res).
- 6. En el circuit de la figura s'utilitza un decodificador BCD-7segments. Assenyale l'afirmació **VERTADERA**:



Dades:  $V_{LED} = 1.5V$ ;  $I_{LED} = 10mA$ ;  $V_{OL} = 0.2V$ ;  $V_{OH} = 4.5V$ 

- [A] El circuit incorpora un visualitzador de set segments connectat en ànode comú.
- [B] Per representar el número 7 (0111), les eixides del xip 4511 son: abcdefg = 1111000.
- [C] Per dissenyar el valor de las resistències hem de considerar un corrent màxim de 70mA (tots els segments encesos).
- [D] Un valor adequat per a les resistències connectades a cadascun dels segments del visualitzador seria 0.3kΩ o un poc menor.

News ANDIOR